PCB布线

2022-05-23 16:31:11   文档大全网     [ 字体: ] [ 阅读: ]

#文档大全网# 导语】以下是®文档大全网的小编为您整理的《PCB布线》,欢迎阅读!
布线,PCB
PCB布线



布线〔Layout〕是PCB设计工程师最差不多的工作技能之一。走线的好坏将直截了当阻碍到整个系统的性能,大多数高速的设计理论也要最终通过Layout得以实现并验证,由此可见,布线在高速PCB设计中是至关重要的。下面将针对实际布线中可能遇到的一些情形,分析其合理性,并给出一些比较优化的走线策略。要紧从直角走线,差分走线,蛇形线等三个方面来阐述。 1 直角走线

直角走线一样是PCB布线中要求尽量幸免的情形,也几乎成为衡量布线好坏的标准之一,那么直角走线怎么说会对信号传输产生多大的阻碍呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。事实上不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情形。





直角走线的对信号的阻碍确实是要紧表达在三个方面:一是拐角能够等效为传输线上的容性负载,减缓上升时刻;二是阻抗不连续会造成信号的反射;三是直角尖端产生的EMI

传输线的直角带来的寄生电容能够由下面那个体会公式来运算: C="61W"(Er)[size="1"]1/2[/size]/Z0

在上式中,C确实是指拐角的等效电容〔单位:pF〕,W指走线的宽度〔单位:inch〕,εr指介质的介电常数,Z0确实是传输线的特点阻抗。举个例子,关于一个4Mils50欧姆传输线〔εr4.3〕来说,一个直角带来的电容量大致为0.0101pF,进而能够估算由此引起的上升时刻变化量:

T10-90%=2.2*C*Z0/2 = 2.2*0.0101*50/2 = 0.556ps

通过运算能够看出,直角走线带来的电容效应是极其微小的。

由于直角走线的线宽增加,该处的阻抗将减小,因此会产生一定的信号反射现象,我们能够依照传输线章节中提到的阻抗运算公式来算出线宽增加后的等效阻抗,然后依照体会公式运算反射系数:ρ=(Zs-Z0)/(Zs+Z0),一样直角走线导致的阻抗变化在7%-20%之间,因而反射系数最大为0.1左右。而且,从以下图能够看到,W/2线长的时刻内传输线阻抗变化到最小,再通过W/2时刻又复原到正常的阻抗,整个发生阻抗变化的时刻极短,往往在10ps内,如此快而且微小的变化对一样的信号传输来说几乎是能够忽略的。




专门多人对直角走线都有如此的明白得,认为尖端容易发射或接收电磁波,产生EMI,这也成为许多人认为不能直角走线的理由之一。然而专门多实际测试的结果显示,直角走线并可不能比直线产生专门明显的EMI。也许目前的仪器性能,测试水平制约了测试的精确性,但至少说明了一个问题,直角走线的辐射差不多小于仪器本身的测量误差。

总的说来,直角走线并不是想象中的那么可怕。至少在GHz以下的应用中,其产生的任何诸如电容,反射,EMI等效应在TDR测试中几乎表达不出来,高速PCB设计工程师的重点依旧应该放在布局,电源/设计,走线设计,过孔等其他方面。因此,尽管直角走线带来的阻碍不是专门严峻,但并不是说我们以后都能够走直角线,注意细节是每个优秀工程师必备的差不多素养,而且,随着数字电路的飞速进展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的RF设计领域,这些小小的直角都可能成为高速问题的重点对象。

2 差分走线

差分信号〔Differential Signal〕在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采纳差分结构设计,什么另它这么倍受青睐呢?在PCB设计中又如何能保证其良好的性能呢?带着这两个问题,我们进行下一部分的讨论。

何为差分信号?通俗地说,确实是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判定逻辑状态〝0〞依旧〝1〞。而承载差分信号的那一对走线就称为差分走线。






差分信号和一般的单端信号走线相比,最明显的优势表达在以下三个方面:

a.抗干扰能力强,因为两根差分走线之间的耦合专门好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关怀的只是两信号的差值,因此外界的共模噪声能够被完全抵消。

b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场能够相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。

c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像一般单端信号依靠高低两个阈值电压判定,因而受工艺,温度的阻碍小,能降低时序上的误差,同时也更适合于低幅度信号的电路目前流行的LVDSlow voltage differential signaling确实是指这种小振幅差分信号技术。

关于PCB工程师来说,最关注的依旧如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过Layout的人都会了解差分走线的一样要求,那确实是〝等长、等距〞。等长是为了保证两个差分信号时刻保持相反极性,减少共模重量;等距那么要紧是为了保证两者差分阻抗一致,减少反射。〝尽量靠近原那么〞有时候也是差分走线的要求之一。但所有这些规那么都不是用来生搬硬套的,许多工程师看起来还不了解高速差分信号传输的本质。下面重点讨论一下PCB差分信号设计中几个常见的误区。

误区一:认为差分信号不需要地平面作为回流路径,或者认为差分走线彼此为对方提供回流途径。造成这种误区的缘故是被表面现象困惑,或者对高速信号传输的机理认识还不够深入。从图1-8-15的接收端的结构能够看到,晶体管Q3,Q4的发射极电流是等值,反向的,他们在接地处的电流正好相互抵消I1=0,因而差分电路关于类似地弹以及其它可能存在于电源和地平面上的噪音信号是不敏锐的。地平面的部分回流抵消并不代表差分电路就不以参考平面作为信号返回路径,事实上在信号回流分析上,差分走线和一般的单端走线的机理是一致的,即高频信号总是沿着电感最小的回路进行回流,最大的区别在于差分线除了有对地的耦合之外,还存在相互之间的耦合,哪一种耦合强,那一种就成为要紧的回流通路,图1-8-16是单端信号和差分信号的地磁场分布示意图。


本文来源:https://www.wddqxz.cn/5f8d8a33ccc789eb172ded630b1c59eef8c79af6.html

相关推荐