【#文档大全网# 导语】以下是®文档大全网的小编为您整理的《日历时钟设计报告-基于单片机C语言》,欢迎阅读!
实验报告
小组成员: 班级: 实验名称:
主程序设计:
陈悦展、罗方文 09通信1班 日历时钟
专业: 学院: 实验日期:
通信技术 机械与电子工程学院 5月14~5月26
开始
液晶和DS1302
初始化
DS1302 数据读取程序
DS1302 数据显示程序
调用键盘扫描 子程序
结束
适时时钟芯片的主要功能是完成年、月、周、日、是、分、秒的计时。通过外部接口为单片机系统提供日历和时钟。一个最基本的适时时钟芯片一般包括电源电路、时钟信号产生电路、适时时钟、数据存储器、通信接口电路、控制逻辑电路,
数据存储器
电源电路
适时时钟
通信接口电路
控制逻辑电路
时钟信号 产生电路
适时时钟的基本组成
适时时钟电路
DS1302引脚功能及结构
DS1302的引脚排列,其中Vcc1为后备电源,VCC2为主电源。在主电源关闭的情况下,也能保持时钟的连续运行。DS1302由Vcc1或Vcc2两者中的较大者供电。当Vcc2大于Vcc1+0.2V时,Vcc2给DS1302供电。当Vcc2小于Vcc1时,DS1302由Vcc1供电。X1和X2是振荡源,外接32.768kHz晶振。RST是复位/片选线,通过把RST输入驱动置高电平来启动所有的数据传送。RST输入有两种功能:首先,RST接通控制逻辑,允许地址/命令序列送入移位寄存器;其次,RST提供终止单字节或多字节数据的传送手段。当RST为高电平时,所有的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中RST置为低电平,则会终止此次数据传送,I/O引脚变为高阻态。上电运行时,在Vcc>2.0V之前,RST必须保持低电平。只有在SCLK为低电平时,才能将RST置为高电平。I/O为串行数据输入输出端(双向),后面有详细说明。SCLK为时钟输入端。 下图为DS1302的引脚功能图:
DS1302封装图
DS1302的控制字节
DS1302 的控制字如图2所示。控制字节的最高有效位(位7)必须是逻辑1,如果它为0,则不能把数据写入DS1302中,位6如果为0,则表示存取日历时钟数据,为1表示存取RAM数据;位5至位1指示操作单元的地址;
本文来源:https://www.wddqxz.cn/a79d2d5d2af90242a995e501.html